PWM Analysis
1つの入力シグナルから、デューティ比、パルス幅、周期、周波数を算出します。入力シグナルはデジタルシグナルに変換されます。
入力
|
名前 |
説明 |
単位 |
タイプ |
|---|---|---|---|
|
input |
入力シグナル |
|
アナログシグナル |
|
signalThreshHigh |
Highステートのしきい値 |
|
定数値 |
|
signalThreshLow |
Lowステートのしきい値 |
|
定数値 |
|
timeout |
タイムアウト |
s |
定数値 |
出力
|
名前 |
説明 |
単位 |
タイプ |
|---|---|---|---|
|
dutyCycleHigh |
入力シグナルのHigh位相に基づくデューティ比です。算出されるシグナルは、入力シグナルの正の勾配において更新されます。値の範囲:0...1。 |
|
アナログシグナル |
|
dutyCycleHighPercent |
入力シグナルのHigh位相に基づくデューティ比です。算出されるシグナルは、入力シグナルの正の勾配において更新されます。値の範囲:0...100%。 |
% |
アナログシグナル |
|
dutyCycleLow |
入力シグナルのLow位相に基づくデューティ比です。算出されるシグナルは、入力シグナルの負の勾配において更新されます。値の範囲:0...1。 |
|
アナログシグナル |
|
dutyCycleLowPercent |
入力シグナルのLow位相に基づくデューティ比です。算出されるシグナルは、入力シグナルの負の勾配において更新されます。値の範囲:0...100%。 |
% |
アナログシグナル |
|
frequency |
入力シグナルの周波数。完全な1周期が対象となります。算出されるシグナルは、入力シグナルの正または負の勾配において更新されます。 |
Hz |
アナログシグナル |
|
frequencyNeg |
入力シグナルの周波数。完全な1周期が対象となります。算出されるシグナルは、入力シグナルの負の勾配において更新されます。 |
Hz |
アナログシグナル |
|
frequencyPos |
入力シグナルの周波数。完全な1周期が対象となります。算出されるシグナルは、入力シグナルの正の勾配において更新されます。 |
Hz |
アナログシグナル |
|
period |
入力シグナルの2つの同一の勾配間の期間の長さ。完全な1周期が対象となります。算出されるシグナルは、入力シグナルの正または負の勾配において更新されます。 |
s |
アナログシグナル |
|
periodNeg |
入力シグナルの2つの負の勾配間の期間の長さ。完全な1周期が対象となります。算出されるシグナルは、入力シグナルの負の勾配において更新されます。 |
s |
アナログシグナル |
|
periodPos |
入力シグナルの2つの正の勾配間の期間の長さ。完全な1周期が対象となります。算出されるシグナルは、入力シグナルの正の勾配において更新されます。 |
s |
アナログシグナル |
|
pulseWidthHigh |
入力シグナルのHigh期間の長さ。算出されるシグナルは、入力シグナルの負の勾配において更新されます。 |
s |
アナログシグナル |
|
pulseWidthLow |
入力シグナルのLow期間の長さ。算出されるシグナルは、入力シグナルの正の勾配において更新されます。 |
s |
アナログシグナル |
|
state |
しきい値を適用して導出されたデジタルシグナルのステート。算出されるシグナルは、入力シグナルの正または負の勾配において更新されます。 |
|
論理シグナル |
注記
しきい値パラメータは、デジタルシグナルのステート(High/Low)の導出に用いられます。出力シグナルは、入力シグナルのステートが変化するたびに、またはタイムアウト期間(秒単位で指定)の経過後に更新されます。